# INC projekt - vystupna sprava

Miroslav Harag (xharag<br/>02) Maj 2021

# 1 Architektura navrhnuteho obvodu

### Schema obvodu



Figure 1: Schema obvodu

#### Popis funkcie

Datova cesta sa sklada z 2 citacov, 2 komparatorov, demultiplexoru a 8 registrov typu D.

Prvy z citacov (CNT16) sluzi pre rozpoznanie jednotlivych bitov vo vstupe. Riadiace hodiny obvodu idu 16x rychlejsie ako data zo vstupu preto tento citac pocita do 15. Ked dosiahne hodnotu 15 skoncil jeden bit (signal baud\_tick). Ked dosiahne hodnotu 7, sme uprosted bitu a mame teda vzorkovat (signal read\_bit).

Druhy z citacov urcuje aktualny bit ktory citame (signal bit\_num).

Demultiplexor na zaklade signal\_bit priraduje signal read\_bit prave jednemu z registrov. Vsetky ostatne registre si pametaju svoj stav.

Cely obvod je riadeny stavovym automatom ktory je popisany neskor

# 2 Navrh automatu



Figure 2: FSM

#### Legenda

• Stavy automatu: IDLE, START\_BIT, READ, END\_BIT

• Vstupne signaly: DIN, baud\_tick, bit\_num, CLK

• Mealyho vystupy: dout\_vld

• Moorove vystupy: rst\_cnt, rst\_bit\_num

#### Popis funkcie

Stavovy automat zacina v stave IDLE v ktorom caka pokial sa na vstupe objavi 0. Ked sa objavi 0, automat prejde do stavu START\_BIT v ktorom caka 16 CLK. Nasledne prechadza do stavu read\_bit v ktorom deserializuje vstup a vystup postupne uklada do registrom 0 az 7. Nakoniec prejde do stavu END\_BIT v ktorom rovnako ako v stave START\_BIT caka 16 CLK. Po skonceni stavu END\_BIT prechadza naspat do stavu IDLE.

### 3 Screenshot simulacie



Figure 3: Simulacia